課程概述
「EDA技術」課程簡介 課程目標:
課程目標是通過本課程及其它相關課程的學習,使學生能夠掌握硬件描述語言設計數字系統的手段、方法和思想,掌握常用EDA開發軟件,將HDL硬件描述語言編程方法和FPGA的開發技術及符合工程規範的系統設計技術有機地融合在一起。同時瞭解學科最新進展,理論與聯繫實際,培養學生的動手能力和綜合創新能力。
課程的性質與定位: 本課程的定位是面向普通高校電子信息類專業..
教學單元
第1單元 緒論
01-01 EDA技術的發展
01-02 現代數字系統設計
01-03 ASIC與FPGA
第2單元 FPGA結構原理
02-01 PLD概述及簡單PLD結構原理
02-02 CPLD與FPGA的結構原理
02-03 大規模PLD產品概述
第3單元 Verilog HDL 基礎
03-01 數字電路的描述
03-02 電路行為描述(1)
03-03 電路行為描述(2)
第4單元 基本時序電路描述
04-01 觸發器與鎖存器描述
04-02 兩類過程賦值
04-03 基本時序電路描述
04-04 實驗: 模可控計數器設計
第5單元 組合電路設計
05-01 組合電路描述方法
05-02 複雜組合電路描述
05-03 三態門與雙向端口
第6單元 EDA工具應用
06-01 LPM概述及LPM算術模塊應用
06-02 LPM存儲器應用
06-03 LPM模塊應用實例
06-04 實驗: 正弦波信號發生器
第7單元 有限狀態機
07-01 有限狀態機-1
07-02 有限狀態機-2
07-03 有限狀態機-3
07-04 實驗: 序列檢測器
第8單元 RTL級設計
08-01 HDL描述層次與風格
08-02 RTL描述與設計(1)
08-03 RTL描述與設計(2)
第9單元 行為仿真
09-01 Verilog行為仿真-1
09-02 Verilog行為仿真-2
09-03 Verilog行為仿真-3
09-04 實驗: VGA顯示控制電路設計
第10單元 系統設計優化
10-01 資源優化方法
10-02 速度優化方法
10-03 時序分析
10-04 實驗: 樂曲硬件演奏電路設計
10-05 實驗:綜合/創新設計實驗
課程列表
名稱 時間長度
第01講 1-11.1EDA技術緒論EDA 技術的發展 → 00:51:49
第02講 1-21.2EDA技術緒論 現代數字系統設計 → 00:43:12
第03講 1-31.3EDA技術緒論 ASIC與FPGA → 00:46:22
第04講 2-12.1 PLD概述及簡單PLD的結構原理 → 00:36:03
第05講 2-22.2 CPLD與FPGA的結構原理 → 00:32:30
第06講 2-32.3 大規模PLD產品的概述 → 00:41:37
第07講 3-13.1數字電路的描述 → 00:41:36
第08講 3-23.2 電路的行為描述1 → 00:38:04
第09講 3-33.3 電路的行為描述 2 → 00:40:46
第10講 4-14.1 觸發器與鎖存器描述 → 00:44:41
第11講 4-24.2兩類過程的賦值 → 00:46:25
第12講 4-34.3 基本時序電路描述 → 00:52:26
第13講 4-4實驗一:模可控計數器設計 → 00:21:08
第14講 5-15.1 組合電路的描述方法 → 00:37:43
第15講 5-25.2 複雜組合電路描述 → 00:45:49
第16講 5-35.3 三態門與雙向端口 → 00:38:36
第17講 6-16.1 LPM概述及LPM算術模塊應用 → 00:33:12
第18講 6-26.2 LPM存儲器應用 → 00:40:07
第19講 6-36.3 LPM模塊應用實例 → 00:36:19
第20講 6-4實驗二 正弦波信號發生器 → 00:32:49
第21講 7-17.1 有限狀態機-1 → 00:36:25
第22講 7-27.2 有限狀態機-2 → 00:39:59
第23講 7-37.3 有限狀態機-3 → 00:35:19
第24講 7-4實驗三:序列檢測器設計 → 00:36:29
第25講 8-18.1 HDL描述層次與風格 → 00:48:02
第26講 8-28.2 RTL描述與設計(1) → 00:39:15
第27講 8-38.3 RTL描述與設計(2) → 00:40:10
第28講 9-19.1 Verilog行為仿真 → 00:41:50
第29講 9-29.2 Verilog行為仿真 → 00:35:16
第30講 9-39.3 Verilog行為仿真 → 00:23:52
第31講 9-4實驗:VGA顯示控制電路設計 → 00:22:12
第32講 10-110.1 資源優化方法 → 00:37:58
第33講 10-210.2 速度優化方法 → 00:36:35
第34講 10-310.3 時序分析 → 00:38:47
第35講 10-4實驗:樂曲硬件演奏電路設計 → 00:33:16
第36講 10-5實驗:EDA綜合 創新設計實驗 → 00:33:05
第37講 其他資源-QuartusII&Modelsim使用方法 → 00:13:53
第38講 其他資源-3.1數字電路的描述 → 00:41:36
第39講 其他資源-2.1 PLD概述及簡單PLD結構原理 → 00:36:03
第40講 其他資源-3.2 Verilog HDL 入門 電路的行為描述1 → 00:38:04
第41講 其他資源-3.3 電路的行為描述 2 → 00:40:46
第42講 其他資源-2.1 PLD概述及簡單PLD結構原理 → 00:36:03
第43講 其他資源-2.3 大規模PLD產品概述 → 00:41:37
第44講 其他資源-4.2兩類過程賦值 → 00:46:25
第45講 其他資源-5.1 組合電路描述方法 → 00:37:43
第46講 其他資源-微課程-NetFPGA 簡介1 → 00:14:50
第47講 其他資源-微課程-路由器實驗 → 00:13:10
第48講 其他資源-微課程-基於FPGA的Color Key技術實現 → 00:09:03
第49講 其他資源-微課程-基於FPGA的Alpha Blending算法實現 → 00:14:22
|